admin管理员组

文章数量:1567915

2023年12月26日发(作者:)

(19)中华人民共和国国家知识产权局

(12)实用新型专利

(21)申请号 CN2.4

(22)申请日 2017.09.29

(71)申请人 意法半导体股份有限公司;意法半导体国际有限公司

地址 意大利阿格拉布里安扎

(10)申请公布号

CN207731321U

(43)申请公布日 2018.08.14

(72)发明人 T·勃伊施;G·德索利

(74)专利代理机构 北京市金杜律师事务所

代理人 王茂华

(51)

权利要求说明书 说明书 幅图

(54)发明名称

硬件加速器引擎

(57)摘要

本公开涉及硬件加速器引擎。实施例涉及

支持深度神经网络算法卷积阶段的有效映射的硬件加速器引擎。硬件加速器引擎包括多个卷积加速器,并且多个卷积加速器中的每一个包括内核缓冲器、特征线缓冲器和多个乘法累加(MAC)单元。MAC单元被布置为对从内核缓冲器和特征线缓冲器两者接收的数据进行乘法和累加。硬件加速器引擎还包括耦合到串流开关的输出总线端口的至少一个输入总线、耦合到串流开关的输入总

本文标签: 加速器引擎硬件缓冲器说明书